Fechar
Metadados

@TechReport{LimaDuar:2018:ImDeSB,
               author = "Lima, Raffael Sadite Cordoville Gomes de and Duarte, Jos{\'e} 
                         Marcelo Lima",
                title = "Implementa{\c{c}}{\~a}o de um decodificador SBCDA/Argos em 
                         FPGA",
          institution = "Instituto Nacional de Pesquisas Espaciais",
                 year = "2018",
                 type = "RPQ",
              address = "S{\~a}o Jos{\'e} dos Campos",
                 note = "{Bolsa PIBIC/INPE/CNPq}",
             keywords = "decodificador SBCDA/ARGOS.",
             abstract = "Este relat{\'o}rio cont{\'e}m a descri{\c{c}}{\~a}o das 
                         atividades e estudos desenvolvidos durante o per{\'{\i}}odo da 
                         bolsa de inicia{\c{c}}{\~a}o cient{\'{\i}}fica no INPE/CRN. O 
                         objetivo principal deste trabalho foi otimizar os c{\'o}digos em 
                         RTL pr{\'e}-existentes de um decodificador desenvolvido para o 
                         Sistema Brasileiro de Coleta de Dados Ambientais. Apresenta-se 
                         neste relat{\'o}rio o que foi modificado e os testes realizados 
                         para valida{\c{c}}{\~a}o das altera{\c{c}}{\~o}es feitas. A 
                         principal contribui{\c{c}}{\~a}o deste trabalho foi a 
                         implementa{\c{c}}{\~a}o da opera{\c{c}}{\~a}o multicanal do 
                         demodulador e a posterior integra{\c{c}}{\~a}o do mesmo no 
                         decodificador. Foi preciso criar um c{\'o}digo de 
                         verifica{\c{c}}{\~a}o em linguagem SystemVerilog para 
                         valida{\c{c}}{\~a}o do decodificador multicanal possibilitando a 
                         verifica{\c{c}}{\~a}o completa do hardware. A 
                         substitui{\c{c}}{\~a}o do bloco de controle autom{\'a}tico de 
                         ganho por um amplificador vari{\'a}vel fez com que uma fosse 
                         necess{\'a}rio realizar uma modifica{\c{c}}{\~a}o na interface 
                         do hardware com o software, tarefa que foi concretizada 
                         atrav{\'e}s do estudo do protocolo de comunica{\c{c}}{\~a}o da 
                         interface AHB, utilizada no projeto. Os resultados de 
                         s{\'{\i}}ntese de hardware demonstraram que o compromisso de 
                         otimiza{\c{c}}{\~a}o foi alcan{\c{c}}ado, a 
                         diminui{\c{c}}{\~a}o da utiliza{\c{c}}{\~a}o dos recursos de 
                         hardware mostrou que o novo c{\'o}digo pode ser sintetizado em um 
                         FPGA com menor capacidade o M2S025 da Microsemi, enquanto que o 
                         utilizado anteriormente era o M2S050.",
          affiliation = "{Universidade Federal do Rio Grande do Norte (UFRN)} and 
                         {Instituto Nacional de Pesquisas Espaciais (INPE)}",
             language = "pt",
                pages = "22",
                  ibi = "8JMKD3MGP3W34R/42J3DR5",
                  url = "http://urlib.net/rep/8JMKD3MGP3W34R/42J3DR5",
           targetfile = "Raffael Sadite Cordoville Gomes de Lima.pdf",
        urlaccessdate = "26 jan. 2021"
}


Fechar