1. Identificação | |
Tipo de Referência | Relatório (Report) |
Site | mtc-m16.sid.inpe.br |
Código do Detentor | isadg {BR SPINPE} ibi 8JMKD3MGPCW/3DT298S |
Repositório | sid.inpe.br/jeferson/2003/11.19.16.19 |
Última Atualização | 2003:11.20.02.00.00 (UTC) administrator |
Repositório de Metadados | sid.inpe.br/jeferson/2003/11.19.16.19.24 |
Última Atualização dos Metadados | 2018:06.05.01.20.28 (UTC) administrator |
Número do Relatório | INPE-10103-RPQ/750 |
Chave de Citação | Magalhães:2003:CoDeSw |
Título | Compensation design for switching power supply in buck topology and voltage mode control |
Projeto | CBD0C0 |
Ano | 2003 |
Data Secundária | 20031017 |
Data de Acesso | 19 abr. 2024 |
Tipo | RPQ |
Número de Páginas | 23 |
Número de Arquivos | 49 |
Tamanho | 1868 KiB |
|
2. Contextualização | |
Autor | Magalhães, Renato Oliveira de |
Identificador de Curriculo | 8JMKD3MGP5W/3C9JJ5H |
Grupo | DEA-INPE-MCT-BR |
Instituição | Instituto Nacional de Pesquisas Espaciais |
Cidade | São José dos Campos |
Histórico (UTC) | 2018-06-05 01:20:28 :: administrator -> :: 2003 |
|
3. Conteúdo e estrutura | |
É a matriz ou uma cópia? | é a matriz |
Estágio do Conteúdo | concluido |
Transferível | 1 |
Palavras-Chave | switching power supply buck feedback |
Resumo | O objetivo deste trabalho é o projeto de um compensador para um conversor tipo "buck" no modo de controle por tensão com eficiência maior que 70% tendo como entrada a tensão desregulada de 20V a 40V e saída, tensão regulada a 5V, corrente de saída entre 2A e 10A. O "ripple" na tensão de saída deve ser menor que 100mV pico a pico. Este documento também inclui o projeto completo do conversor DC/DC junto com a teoria, cálculos dos valores dos componentes e resultados de teste. ABSTRACT: The objective of this work is to design a compensation network for a buck converter in voltage mode control with efficiency higher than 70%, to convert the unregulated voltage of 20V to 40V into a well regulated output voltage of 5V, supplying an output current in the range of 2A to 10A. The output voltage ripple should be lower than 100mV peak-topeak. This document also includes the complete DC/DC converter design along with a theory description, components evaluation and test results. |
Área | ETES |
Arranjo | urlib.net > BDMCI > Fonds > Produção anterior à 2021 > DIDEA > Compensation design for... |
Conteúdo da Pasta doc | acessar |
Conteúdo da Pasta source | não têm arquivos |
Conteúdo da Pasta agreement | não têm arquivos |
|
4. Condições de acesso e uso | |
URL dos dados | http://urlib.net/ibi/sid.inpe.br/jeferson/2003/11.19.16.19 |
URL dos dados zipados | http://urlib.net/zip/sid.inpe.br/jeferson/2003/11.19.16.19 |
Idioma | en |
Arquivo Alvo | paginadeacesso.html |
Grupo de Usuários | administrator |
Visibilidade | shown |
Detentor da Cópia | SID/SCD |
Permissão de Leitura | allow from all |
|
5. Fontes relacionadas | |
Unidades Imediatamente Superiores | 8JMKD3MGPCW/3F6GF6B |
Lista de Itens Citando | sid.inpe.br/bibdigital/2013/11.04.22.00 1 |
Divulgação | NTRSNASA, BNDEPOSITOLEGAL. |
Acervo Hospedeiro | sid.inpe.br/banon/2003/08.15.17.40 |
|
6. Notas | |
Campos Vazios | affiliation archivingpolicy archivist callnumber contenttype copyright creatorhistory date descriptionlevel documentstage doi e-mailaddress edition electronicmailaddress format identifier isbn issn label lineage mark mirrorrepository nextedition notes orcid parameterlist parentrepositories previousedition previouslowerunit progress readergroup recipient rightsholder schedulinginformation secondarykey secondarymark secondarytype session shorttitle sponsor subject tertiarymark tertiarytype translator url versiontype |
|